本發(fā)明涉及現(xiàn)場(chǎng)總線技術(shù)領(lǐng)域,具體的說(shuō)是一種基于簡(jiǎn)化FTA方法的數(shù)控裝置硬件安全保護(hù)方法及裝置。裝置包括內(nèi)含Microblaze處理器的FPGA,高精度計(jì)時(shí)時(shí)鐘,數(shù)控系統(tǒng)現(xiàn)場(chǎng)總線接口、高速數(shù)字及模擬量采集I/O輸入接口電路,I/O輸出控制接口電路。步驟包括進(jìn)行數(shù)控裝置電源單元、數(shù)控系統(tǒng)現(xiàn)場(chǎng)總線單元、主處理器單元、顯示控制驅(qū)動(dòng)單元的數(shù)字及模擬量信號(hào)的采集計(jì)算,利用簡(jiǎn)化FTA算法計(jì)算系統(tǒng)失效概率,并基于故障樹(shù)方法實(shí)時(shí)計(jì)算判斷硬件運(yùn)行狀態(tài),并在預(yù)測(cè)到系統(tǒng)安全失效概率達(dá)到閾值時(shí),通過(guò)預(yù)先設(shè)定的多級(jí)保護(hù)操作功能,對(duì)系統(tǒng)進(jìn)行保護(hù)。本發(fā)明具有實(shí)現(xiàn)簡(jiǎn)單,占用資源少的優(yōu)點(diǎn)。
聲明:
“基于簡(jiǎn)化FTA方法的數(shù)控裝置硬件安全保護(hù)方法及裝置” 該技術(shù)專(zhuān)利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請(qǐng)聯(lián)系該技術(shù)所有人。
我是此專(zhuān)利(論文)的發(fā)明人(作者)