本發(fā)明公開了一種基于廣義相關(guān)系數(shù)的FPGA(現(xiàn)場可編程門陣列)運算電路,其架構(gòu)組成包括:陣列乘法累加器、移位寄存器、乘法器、流水線、開方器、除法器,寄存器。當(dāng)環(huán)境噪聲中含有脈沖噪聲成分時,匹配濾波器基本失效,而廣義相關(guān)系數(shù)所囊括的SR(斯皮爾曼秩次相關(guān)系數(shù))和KT(肯德爾秩次相關(guān)系數(shù)),在脈沖噪聲干擾下仍能表現(xiàn)出極佳的穩(wěn)健性;利用FPGA豐富的邏輯資源和高速的并行處理能力,該運算電路實現(xiàn)了基于SR、KT、PPMCC(積矩相關(guān)系數(shù))的實時、快速的信號相關(guān)處理,可應(yīng)用于雷達、聲納測距和GNSS(全球?qū)Ш叫l(wèi)星系統(tǒng))信號捕獲、跟蹤等信號處理技術(shù)。
聲明:
“基于廣義相關(guān)系數(shù)的FPGA運算電路” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)